WEKO3
アイテム
{"_buckets": {"deposit": "16f4d758-6dbe-478d-87a1-90e7908b9430"}, "_deposit": {"created_by": 3, "id": "4033", "owners": [3], "pid": {"revision_id": 0, "type": "depid", "value": "4033"}, "status": "published"}, "_oai": {"id": "oai:nitech.repo.nii.ac.jp:00004033", "sets": ["31"]}, "author_link": ["11753", "11752", "7375"], "item_10001_alternative_title_24": {"attribute_name": "その他(別言語等)のタイトル", "attribute_value_mlt": [{"subitem_alternative_title": "レジスタ ソウニュウ ホウシキ オモチイタ スロット リング ノ セイノウ カイセキ"}, {"subitem_alternative_title": "A performance analysis of slotted rings based on the register insertion method."}]}, "item_10001_biblio_info_28": {"attribute_name": "書誌情報", "attribute_value_mlt": [{"bibliographicIssueDates": {"bibliographicIssueDate": "1990-03-20", "bibliographicIssueDateType": "Issued"}, "bibliographicIssueNumber": "3", "bibliographicPageEnd": "190", "bibliographicPageStart": "179", "bibliographicVolumeNumber": "J73-B1", "bibliographic_titles": [{"bibliographic_title": "電子情報通信学会論文誌. B-1, 通信. 1, 情報通信システム・理論"}]}]}, "item_10001_description_36": {"attribute_name": "内容記述", "attribute_value_mlt": [{"subitem_description": "本論文は,レジスタ挿入型のアクセス方式を取り入れたスロットリングの性能を,解析的に求めたものである.解析にあたっては,従来の解析に多く見られた隣接ノードからパケット到着に関する近似を行わず,到着確率をモデルにより解析的に求めることとした.また,ノード内バッファの段数を無限とせず有限とした.このため,モデルは複雑になったが,平衡点解析の手法を用いることで解析が可能となった.この結果,従来の研究で問題があった高負荷時のシミュレーション結果との不一致もなく,解析値は負荷やシステムの規模に関係なくシミュレーション値とよく一致した.また,平衡点解析の手法を用いたため,今後より複雑なネットワークの解析にあたっても,同等な条件で解析が可能である.このネットワークは,パケット長を固定長としたレジスタ挿入型ネットワークとも,また各ノードで一定の遅延があるスロットリングともみなすことができるため,この解析結果はレジスタ挿入型やスロットリングに対しても適用が可能である.", "subitem_description_type": "Other"}]}, "item_10001_description_38": {"attribute_name": "フォーマット", "attribute_value_mlt": [{"subitem_description": "application/pdf", "subitem_description_type": "Other"}]}, "item_10001_full_name_27": {"attribute_name": "著者別名", "attribute_value_mlt": [{"nameIdentifiers": [{"nameIdentifier": "11753", "nameIdentifierScheme": "WEKO"}], "names": [{"name": "Tasaka, Shuji"}]}]}, "item_10001_publisher_29": {"attribute_name": "出版者", "attribute_value_mlt": [{"subitem_publisher": "Institute of Electronics, Information and Communication Engineers"}]}, "item_10001_source_id_30": {"attribute_name": "ISSN", "attribute_value_mlt": [{"subitem_source_identifier": "09151877", "subitem_source_identifier_type": "ISSN"}]}, "item_10001_source_id_32": {"attribute_name": "書誌レコードID(NCID)", "attribute_value_mlt": [{"subitem_source_identifier": "AN10071126", "subitem_source_identifier_type": "NCID"}]}, "item_10001_version_type_33": {"attribute_name": "著者版フラグ", "attribute_value_mlt": [{"subitem_version_resource": "http://purl.org/coar/version/c_970fb48d4fbd8a85", "subitem_version_type": "VoR"}]}, "item_creator": {"attribute_name": "著者", "attribute_type": "creator", "attribute_value_mlt": [{"creatorNames": [{"creatorName": "不破, 泰"}, {"creatorName": "\u0026EMPTY\u0026", "creatorNameLang": "ja-Kana"}], "nameIdentifiers": [{"nameIdentifier": "7375", "nameIdentifierScheme": "WEKO"}]}, {"creatorNames": [{"creatorName": "田坂, 修二"}, {"creatorName": "タサカ, シュウジ", "creatorNameLang": "ja-Kana"}], "nameIdentifiers": [{"nameIdentifier": "11752", "nameIdentifierScheme": "WEKO"}]}]}, "item_files": {"attribute_name": "ファイル情報", "attribute_type": "file", "attribute_value_mlt": [{"accessrole": "open_date", "date": [{"dateType": "Available", "dateValue": "2017-01-23"}], "displaytype": "detail", "download_preview_message": "", "file_order": 0, "filename": "J73-B1_179.pdf", "filesize": [{"value": "980.6 kB"}], "format": "application/pdf", "future_date_message": "", "is_thumbnail": false, "licensefree": "Copyright (c) 1990 IEICE http://search.ieice.org/index.html", "licensetype": "license_free", "mimetype": "application/pdf", "size": 980600.0, "url": {"label": "本文_fulltext", "url": "https://nitech.repo.nii.ac.jp/record/4033/files/J73-B1_179.pdf"}, "version_id": "20d7c6ce-0471-41ee-b862-24f237878ec5"}]}, "item_language": {"attribute_name": "言語", "attribute_value_mlt": [{"subitem_language": "jpn"}]}, "item_resource_type": {"attribute_name": "資源タイプ", "attribute_value_mlt": [{"resourcetype": "journal article", "resourceuri": "http://purl.org/coar/resource_type/c_6501"}]}, "item_title": "レジスタ挿入方式を用いたスロットリングの性能解析", "item_titles": {"attribute_name": "タイトル", "attribute_value_mlt": [{"subitem_title": "レジスタ挿入方式を用いたスロットリングの性能解析"}]}, "item_type_id": "10001", "owner": "3", "path": ["31"], "permalink_uri": "https://nitech.repo.nii.ac.jp/records/4033", "pubdate": {"attribute_name": "公開日", "attribute_value": "2013-06-25"}, "publish_date": "2013-06-25", "publish_status": "0", "recid": "4033", "relation": {}, "relation_version_is_last": true, "title": ["レジスタ挿入方式を用いたスロットリングの性能解析"], "weko_shared_id": -1}
レジスタ挿入方式を用いたスロットリングの性能解析
https://nitech.repo.nii.ac.jp/records/4033
https://nitech.repo.nii.ac.jp/records/4033fc506ba5-9302-48e0-9c9c-a7e7efc91cc7
名前 / ファイル | ライセンス | アクション |
---|---|---|
本文_fulltext (980.6 kB)
|
Copyright (c) 1990 IEICE http://search.ieice.org/index.html
|
Item type | 学術雑誌論文 / Journal Article(1) | |||||
---|---|---|---|---|---|---|
公開日 | 2013-06-25 | |||||
タイトル | ||||||
タイトル | レジスタ挿入方式を用いたスロットリングの性能解析 | |||||
言語 | ||||||
言語 | jpn | |||||
資源タイプ | ||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||
資源タイプ | journal article | |||||
その他(別言語等)のタイトル | ||||||
その他のタイトル | レジスタ ソウニュウ ホウシキ オモチイタ スロット リング ノ セイノウ カイセキ | |||||
その他(別言語等)のタイトル | ||||||
その他のタイトル | A performance analysis of slotted rings based on the register insertion method. | |||||
著者 |
不破, 泰
× 不破, 泰× 田坂, 修二 |
|||||
著者別名 | ||||||
姓名 | Tasaka, Shuji | |||||
書誌情報 |
電子情報通信学会論文誌. B-1, 通信. 1, 情報通信システム・理論 巻 J73-B1, 号 3, p. 179-190, 発行日 1990-03-20 |
|||||
出版者 | ||||||
出版者 | Institute of Electronics, Information and Communication Engineers | |||||
ISSN | ||||||
収録物識別子タイプ | ISSN | |||||
収録物識別子 | 09151877 | |||||
書誌レコードID(NCID) | ||||||
収録物識別子タイプ | NCID | |||||
収録物識別子 | AN10071126 | |||||
著者版フラグ | ||||||
出版タイプ | VoR | |||||
出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 | |||||
内容記述 | ||||||
内容記述タイプ | Other | |||||
内容記述 | 本論文は,レジスタ挿入型のアクセス方式を取り入れたスロットリングの性能を,解析的に求めたものである.解析にあたっては,従来の解析に多く見られた隣接ノードからパケット到着に関する近似を行わず,到着確率をモデルにより解析的に求めることとした.また,ノード内バッファの段数を無限とせず有限とした.このため,モデルは複雑になったが,平衡点解析の手法を用いることで解析が可能となった.この結果,従来の研究で問題があった高負荷時のシミュレーション結果との不一致もなく,解析値は負荷やシステムの規模に関係なくシミュレーション値とよく一致した.また,平衡点解析の手法を用いたため,今後より複雑なネットワークの解析にあたっても,同等な条件で解析が可能である.このネットワークは,パケット長を固定長としたレジスタ挿入型ネットワークとも,また各ノードで一定の遅延があるスロットリングともみなすことができるため,この解析結果はレジスタ挿入型やスロットリングに対しても適用が可能である. | |||||
フォーマット | ||||||
内容記述タイプ | Other | |||||
内容記述 | application/pdf |